ПИТАННЯ
з дисципліни
“Проектування комп’ютерних засобів обробки сигналів та зображень”
5 курс, 10 семестр
Які особливості розробки КЗОСЗ Ви знаєте?
Наведіть основні типи алгоритмів, що використовуються при ЦОС
Що таке „Операційний базис ЦОС”. Наведіть основні типи операцій
Які перспективні шляхи реалізації ЦОС на різній елементній базі Вам відомі?
Наведіть характеристики системи ЦОС реального часу
Як кінцева розрядність впливає на параметри пристроїв ЦОС?
Охарактеризуйте основні типи похибок в системах ЦОС
Наведіть узагальнену архітектуру DSP
Охарактеризуйте критерії вибору DSP
Апаратна реалізація і час виконання алгоритму обробки сигналів (на прикладі виконання алгоритму ШПФ)
Апаратна реалізація і час виконання алгоритму обробки сигналів (на прикладі виконання алгоритму ШПФ)
Наведіть основні характеристики реально існуючих DSP
Основні групи вузлів і сигналів ПОС; вимоги до них
Системний інтерфейс (інтерфейс з зовнішньою пам’яттю)
Основні групи сигналів DSP
Процедура обміну з НІР – інтерфейсом
Способи під’єднання генератора тактових імпульсів до DSP
Під’єднання зовнішніх пристроїв до DSP
Переваги і недоліки DSP з фіксованою рухомою крапкою
Аналіз паралельного інтерфейсу з DSP-процесорами: читання даних з АЦП, підключеного з відображенням в адресний простір пам'яті
Підключення АЦП до процесорів сімейства ADSP-21xx через паралельний інтерфейс
Основні вимоги при читанні з периферійного пристрою через паралельний інтерфейс
Аналіз паралельного інтерфейсу з DSP-процесорами: запис даних з АЦП, підключеного з відображенням в адресний простір пам'яті
Основні вимоги при запису в периферійний пристрій через паралельний інтерфейс
Аналіз послідовного інтерфейсу з DSP-процесорами
Аналіз послідовного інтерфейсу між DSP-процесором і ЦАП
Аналіз послідовного інтерфейсу між DSP-процесором і АЦП і ЦАП
Аналіз інтерфейсу між пристроями аналогового вводу-виводу, кодексами і DSP-процесорами
Аналіз високошвидкісного інтерфейсу
Особливості та ієрархічність засобів діагностики та контролю процесорів та систем обробки сигналів та зображень.
Склад та структура зовнішньої контрольно-діагностичної апаратури процесорів та систем обробки сигналів та зображень.
Процес формування АЧХ цифрового фільтра (процесора/системи обробки).
Особливості формування вхідних масивів для знімання АЧХ цифрового фільтра (процесора/системи обробки).
Геометричне тлумачення формування АЧХ.
Використання ПЛІС для високопродуктивної цифрової обробки сигналів та зображень.
Однокристальна реалізація ШПФ на ПЛІС.
Оцінка продуктивності вузла виконання операцій ШПФ на ПЛІС.
Загальна структурна схема реалізації реалізації обробки сигналів на ПЛІС.
Структура потокового (ковзаючого) процесора ШПФ.
Загальні поняття про гармонійну обробку
Гармонійний аналіз кінцевих масивів даних і ДПФ
Просочування гармонійних складових
Вікна та їх основні параметри
Ієрархічність засобів обробки радіолокаційної інформації.
Вибір параметрів радіолокаційної станції, які впливають на характеристики засобів обробки
Архітектура уніфікованої системи обробки, відображення, керування і діагностики радіолокаційних комплексів нового покоління.
. Мультипроцесорна мережа на базі TMS320C4x
Пристрій формування і обробки сигналів. /ПФОС/
Визначення нейрокомп’ютера
Елементна база нейрокомп’ютера
Базова структура нейроприскорювача на основі ПОС
Реалізація нейрообчислювача на основі ADSP2106x
Реалізація нейрообчислювача на основі TMS320C4x
Обчислення продуктивності виконання алгоритму ШПФ на нейрокомп’ютерах
Концепція опрацювання сигналів на декількох швидкостях : децимація і інтерполяція
Багаточастотне перетворення частоти дискретизації
Функціональна схема проходження сигналу через дециматор-інтерполятор
Визначити ширину смуги вхідного сигналу, якщо час виконання N- точкового ШПФ за основою k рівний t мкс.
Навести графік АЧХ для: l=n1, S= n2, Q = від+ n2 –до - ; n2.
Яку кількість операцій додавання і множення дійсних чисел необхідно виконати при обчисленні ШПФ за основою 4 при N = 1024.
Визначити час виконання 32-х точкового ШПФ, якщо ширина смуги вхідного сигналу рівна 4 МГц.